Biblioteca UPSE

Catálogo digital

Vista normal Vista MARC Vista ISBD

Sistema electrónicos digitales

Por: Mandado Pérez, Enrique [autor].
Colaborador(es): Martín González, José Luis.
Editor: Barcelona (España): Marcombo, Ediciones Técnicas, 2015Edición: Décima edición.Descripción: 1.062 páginas 25.5x 20cm. + CD.Tipo de contenido: text Tipo de medio: no mediado Tipo de portador: volumenISBN: 9788426721983.Tema(s): LENGUAJE DE PROGRAMACION (COMPUTADORES ELECTRONICOS) | SISTEMAS | CIRCUITOS ELECTRONICOS | ELECTRONICA DIGITAL | Tecnologías de la información y la comunicación (TIC) - Tecnologías de la información y la comunicación (TIC)Clasificación CDD: 621.3815
Contenidos:
Capítulo 1. Fundamentos de los sistemas digitales y códigos de numeración.—Introducción.—Circuitos y sistemas electrónicos digitales y sus aplicaciones.—Representación de los números.—Sistemas de numeración.—Códigos binarios. Capítulo 2. Algebra de Boole y puertas lógicas.—Definición y postulados.—Teorema del álgebra de Boole.—Función de un álgebra de Boole.—Tabla de verdad de una función lógica.—Funciones lógicas importantes.—Representación de una función lógica mediante con esquema de contactos.—Puertas lógicas y su clasificación. Capítulo 3. Sistemas combinacionales.—Generalidades.—Simplificación de las funciones lógicas.—Definición y simplificación de las funciones imcompletas.—Multifunciones definición y aplicación de los métodos de simplificación.—Implementación de las funciones lógicas mediante puertas lógicas.—Fenómenos aleatorios en los sistemas combinacionales.—Bloques funcionales combinacionales de función fija.—Bloques funcionales combinacionales programables. Capítulo 4. Operaciones y circuitos.—Operaciones en el sistema binario de numeración.—El circuito sumador total como bloque funcional.—Resta binaria.—Unidad aritmética y lógica.—Multiplicación binaria.—Operaciones aritméticas en los códigos decimales codificados en binario (BCD).—Formatos de representación de los números fraccionarios. Capítulo 5. Introducción a los lenguajes de descripción de los sistemas digitales.—Fundamentos del lenguaje VHDL.—Fundamentos de los lenguajes de descripción de los sistemas digitales.—Lenguajes de descripción de los sistemas digitales.—Lenguaje VHDL de descripción de sistemas digitales. Capítulo 6. Sistemas secuenciales.—Conceptos generales.—Sistemas secuenciales asíncronos.—Sistemas secuenciales síncronos.—Representación gráfica de las señales de un sistema secuencial síncrono. Capítulo 7. Conceptos y sentencias avanzadas de lenguaje VHDL.—Introducción.—Tipos de datos.—Sentencias adicionales del VHDL.—Subprogramas.—Descripción y simulación de bloqueos funcionales secuenciales en VHDL.—Descripción y simulación de los sistemas secuenciales síncronos. Capítulo 8. Tecnologías de implementación de los circuitos digitales.—Características generales de los circuitos digitales.—Circuitos digitales con diodos.—Circuitos digitales con transistores.—Nanoelectrónica digital.—Encapsulado de los circuitos integrados.—Zócalos de montaje.—Verificación de los circuitos integrados VLSI y ULSI. Capítulo 9. Unidades de memoria.—Capacidad de una memoria.—Tecnologías de los elementos de memoria.—Estructura interna de una memoria.—Memorias de acceso directo.—Memorias de acceso secuencial.—Memorias de acceso directo y secuencial.—Memorias asociativas. Capítulo 10. Procesadores digitales secuenciales síncronos.—Conceptos generales.—Sistema físico de la unidad operativa.—Sistema físico de la unidad de control.—Circuitos de interfaz.—Implementación de los procesadores digitales secuenciales síncronos programables. Capítulo 11. Introducción a los circuitos digitales configurables y sus aplicaciones.—Dispositivos lógicos programables.—Conjuntos configurables de puertas (FPGA). Apéndice 1. Símbolos lógicos normalizados.—Símbolo gráfico normalizado.—Símbolos asociados a las entradas y a las salidas.—Representación normalizada de los sistemas combinacionales.—Representación normalizada de los sistemas secuenciales. Apéndice 2. Sistemas digitales combinacionales.—Simplificación de las funciones lógicas complejas mediante las tablas de karnaugh.—Fenómenos aleatorios estáticos de tipo uno y dinámicos en circuitos combinacionales.—Método numérico de minimización de las funciones lógicas.—Implementación de las funciones lógicas con circuitos del nivel superior a dos compuestos por puertas no-y (NAND) y NO-O (NOR).—Sistemas combinaciones programables no universales.—Circuitos operadores en BCD natural.—Implementación de las funciones lógicas con puertas.—O-exclusiva. Apéndice 3. Sistemas digitales secuenciales.-- Diseño de sistemas secuenciales asíncronos de realimentación directa.—Biestables asíncronos caracterizados mediante niveles.—Circuitos temporizadores implementados con monoestables.—Circuitos generadores de impulsos implementados con monoestables.—Biestables sincronizados mediante flancos.--- Biestables asíncronos activados por flancos.—Sistemas secuenciales caracterizados por flancos e implementados con bienestar con biestables asíncronos activados por flancos.—Símbolos normalizados de los biestables sincronizados por flancos y de las celdas CAF.—Sistemas secuenciales síncronos asincronizados.—Características de los bloques funcionales síncronos.—Sistemas secuenciales síncronos cableados implementados con biestables sincronizados por flancos. Apéndice 4. Circuitos temporales analógico-digitales.— Circuito temporal analógico-digital multifuncional 555.-- Circuito temporal analógico-digital multifuncional 556.-- Circuito temporal analógico-digital 558. Apéndice 5. Tecnologías de circuitos integrados bipolares.—Tecnología de inmunidad al ruido elevada.—Tecnología de acoplamiento por emisor (ECL).—Tecnología de inyección integrada. Apéndice 6. Convertidores digital-Analógicos y analógico-digitales. Introducción.—Convertidores digital-analógicos.—Convertidores analógico-digitales. Apéndice 7. Ampliación de los dispositivos lógicos programables simples y complejos.—Ampliación de los dispositivos lógicos programables simples.—Ampliación de los dispositivos lógicos programables complejos.—Dispositivos lógicos programables de Lattice.—Dispositivos lógicos programables de Xilinx.—Dispositivos lógicos programables de Altera. Apéndice 8. Lenguajes HDL no estructurados.—Características generales y evolución.—Lenguaje ABEL. Apéndice 9. Lista de acrónimos en inglés. Apéndice 10. Propuesta de equivalencias de términos de electrónica digital entre el inglés y el español.—Índice alfabético en inglés y español.
Etiquetas de esta biblioteca: No hay etiquetas de esta biblioteca para este título. Ingresar para agregar etiquetas.
    valoración media: 0.0 (0 votos)
Tipo de ítem Ubicación actual Colección Signatura Copia número Estado Fecha de vencimiento
Libros Libros Biblioteca General
Fac de Sistemas y Telecomunicaciones - Carrera de Electrónica y Telecomunicaciones 621.3815 MANs (Navegar estantería) Ej. 1 Disponible
Libros Libros Biblioteca General
Fac de Sistemas y Telecomunicaciones - Carrera de Tecnologías de la Información 621.3815 MANs (Navegar estantería) Ej. 2 Disponible
Libros Libros Biblioteca General
Fac de Sistemas y Telecomunicaciones - Carrera de Electrónica y Telecomunicaciones 621.3815 MANs (Navegar estantería) Ej. 3 Disponible
Libros Libros Biblioteca General
Fac de Sistemas y Telecomunicaciones - Carrera de Electrónica y Telecomunicaciones 621.3815 MANs (Navegar estantería) Ej. 4 Disponible
Navegando Biblioteca General Estantes , Ubicación: En biblioteca , Código de colección: Fac de Sistemas y Telecomunicaciones - Carrera de Electrónica y Telecomunicaciones Cerrar el navegador de estanterías
621.3815 HORm Microelectronic circuits and devices 621.3815 MANs Sistema electrónicos digitales 621.3815 MANs Sistema electrónicos digitales 621.3815 MANs Sistema electrónicos digitales 621.3815 NEAd Dispositivos y circuitos electrónicos 621.3815 NEAd Dispositivos y circuitos electrónicos 621.3815 NEAd Dispositivos y circuitos electrónicos

Incluye índice general, apéndice, índice alfabético en inglés y español, figuras, tablas, diagramas, fotografías

Capítulo 1. Fundamentos de los sistemas digitales y códigos de numeración.—Introducción.—Circuitos y sistemas electrónicos digitales y sus aplicaciones.—Representación de los números.—Sistemas de numeración.—Códigos binarios.
Capítulo 2. Algebra de Boole y puertas lógicas.—Definición y postulados.—Teorema del álgebra de Boole.—Función de un álgebra de Boole.—Tabla de verdad de una función lógica.—Funciones lógicas importantes.—Representación de una función lógica mediante con esquema de contactos.—Puertas lógicas y su clasificación.
Capítulo 3. Sistemas combinacionales.—Generalidades.—Simplificación de las funciones lógicas.—Definición y simplificación de las funciones imcompletas.—Multifunciones definición y aplicación de los métodos de simplificación.—Implementación de las funciones lógicas mediante puertas lógicas.—Fenómenos aleatorios en los sistemas combinacionales.—Bloques funcionales combinacionales de función fija.—Bloques funcionales combinacionales programables.
Capítulo 4. Operaciones y circuitos.—Operaciones en el sistema binario de numeración.—El circuito sumador total como bloque funcional.—Resta binaria.—Unidad aritmética y lógica.—Multiplicación binaria.—Operaciones aritméticas en los códigos decimales codificados en binario (BCD).—Formatos de representación de los números fraccionarios.
Capítulo 5. Introducción a los lenguajes de descripción de los sistemas digitales.—Fundamentos del lenguaje VHDL.—Fundamentos de los lenguajes de descripción de los sistemas digitales.—Lenguajes de descripción de los sistemas digitales.—Lenguaje VHDL de descripción de sistemas digitales.
Capítulo 6. Sistemas secuenciales.—Conceptos generales.—Sistemas secuenciales asíncronos.—Sistemas secuenciales síncronos.—Representación gráfica de las señales de un sistema secuencial síncrono.
Capítulo 7. Conceptos y sentencias avanzadas de lenguaje VHDL.—Introducción.—Tipos de datos.—Sentencias adicionales del VHDL.—Subprogramas.—Descripción y simulación de bloqueos funcionales secuenciales en VHDL.—Descripción y simulación de los sistemas secuenciales síncronos.
Capítulo 8. Tecnologías de implementación de los circuitos digitales.—Características generales de los circuitos digitales.—Circuitos digitales con diodos.—Circuitos digitales con transistores.—Nanoelectrónica digital.—Encapsulado de los circuitos integrados.—Zócalos de montaje.—Verificación de los circuitos integrados VLSI y ULSI.
Capítulo 9. Unidades de memoria.—Capacidad de una memoria.—Tecnologías de los elementos de memoria.—Estructura interna de una memoria.—Memorias de acceso directo.—Memorias de acceso secuencial.—Memorias de acceso directo y secuencial.—Memorias asociativas.
Capítulo 10. Procesadores digitales secuenciales síncronos.—Conceptos generales.—Sistema físico de la unidad operativa.—Sistema físico de la unidad de control.—Circuitos de interfaz.—Implementación de los procesadores digitales secuenciales síncronos programables.
Capítulo 11. Introducción a los circuitos digitales configurables y sus aplicaciones.—Dispositivos lógicos programables.—Conjuntos configurables de puertas (FPGA).
Apéndice 1. Símbolos lógicos normalizados.—Símbolo gráfico normalizado.—Símbolos asociados a las entradas y a las salidas.—Representación normalizada de los sistemas combinacionales.—Representación normalizada de los sistemas secuenciales.
Apéndice 2. Sistemas digitales combinacionales.—Simplificación de las funciones lógicas complejas mediante las tablas de karnaugh.—Fenómenos aleatorios estáticos de tipo uno y dinámicos en circuitos combinacionales.—Método numérico de minimización de las funciones lógicas.—Implementación de las funciones lógicas con circuitos del nivel superior a dos compuestos por puertas no-y (NAND) y NO-O (NOR).—Sistemas combinaciones programables no universales.—Circuitos operadores en BCD natural.—Implementación de las funciones lógicas con puertas.—O-exclusiva.
Apéndice 3. Sistemas digitales secuenciales.-- Diseño de sistemas secuenciales asíncronos de realimentación directa.—Biestables asíncronos caracterizados mediante niveles.—Circuitos temporizadores implementados con monoestables.—Circuitos generadores de impulsos implementados con monoestables.—Biestables sincronizados mediante flancos.--- Biestables asíncronos activados por flancos.—Sistemas secuenciales caracterizados por flancos e implementados con bienestar con biestables asíncronos activados por flancos.—Símbolos normalizados de los biestables sincronizados por flancos y de las celdas CAF.—Sistemas secuenciales síncronos asincronizados.—Características de los bloques funcionales síncronos.—Sistemas secuenciales síncronos cableados implementados con biestables sincronizados por flancos.
Apéndice 4. Circuitos temporales analógico-digitales.— Circuito temporal analógico-digital multifuncional 555.-- Circuito temporal analógico-digital multifuncional 556.-- Circuito temporal analógico-digital 558.
Apéndice 5. Tecnologías de circuitos integrados bipolares.—Tecnología de inmunidad al ruido elevada.—Tecnología de acoplamiento por emisor (ECL).—Tecnología de inyección integrada.
Apéndice 6. Convertidores digital-Analógicos y analógico-digitales. Introducción.—Convertidores digital-analógicos.—Convertidores analógico-digitales.
Apéndice 7. Ampliación de los dispositivos lógicos programables simples y complejos.—Ampliación de los dispositivos lógicos programables simples.—Ampliación de los dispositivos lógicos programables complejos.—Dispositivos lógicos programables de Lattice.—Dispositivos lógicos programables de Xilinx.—Dispositivos lógicos programables de Altera.
Apéndice 8. Lenguajes HDL no estructurados.—Características generales y evolución.—Lenguaje ABEL.
Apéndice 9. Lista de acrónimos en inglés.
Apéndice 10. Propuesta de equivalencias de términos de electrónica digital entre el inglés y el español.—Índice alfabético en inglés y español.

No hay comentarios para este ítem.

Ingresar a su cuenta para colocar un comentario.
Universidad Estatal de la Península de Santa Elena
Sede Central Tel: (04) 2-781732 / 2-781738
Fax:2-781738
Vía La Libertad Santa Elena Km 1 1/2 - Provincia de Santa Elena Ecuador Tel: +593-4-27181738 extensión 136
Contacto Email: biblioteca@upse.edu.ec

Con tecnología Koha